奥鹏教育华师大《数字逻辑》在线作业

奥鹏华中师范大学平时在线作业

华师《数字逻辑》在线作业-0003

用ROM实现四位二进制码到四位循环码的转换,要求存储器的容量为( )。
A:8
B:16
C:32
D:64
答案问询微信:424329

题面见图片:
A:选择图中A选项
B:选择图中B选项
C:选择图中C选项
D:选择图中D选项
答案问询微信:424329

十进制数555的余3码为( )
A:101101101
B:010101010101
C:100010001000
D:010101011000
答案问询微信:424329

题面见图片:
A:选择图中A选项
B:选择图中B选项
C:选择图中C选项
D:选择图中D选项
答案问询微信:424329

74LS160十进制计数器它含有的触发器的个数是( )
A:1个
B:2个
C:4个
D:6个
答案问询微信:424329

EPROM是指( )
A:随机读写存储器
B:只读存储器
C:可擦可编程只读存储器
D:电可擦可编程只读存储器
答案问询微信:424329

题面见图片:
A:选择图中A选项
B:选择图中B选项
C:选择图中C选项
D:选择图中D选项
答案问询微信:424329

是8421BCD码的是( )
A:1010
B:0101
C:1100
D:1111
答案问询微信:424329

实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( )
A:状态数目更多
B:状态数目更少
C:触发器更多
D:触发器一定更少
答案问询微信:424329

题面见图片:
A:选择图中A选项
B:选择图中B选项
C:选择图中C选项
D:选择图中D选项
答案问询微信:424329

和二进制码1100对应的格雷码是( )
A:0011
B:1100
C:1010
D:0101
答案问询微信:424329

实现两个4位二进制数相乘的组合电路,其输入输出端个数应为( )
A:4入4出
B:8入8出
C:8入4出
D:8入5出
答案问询微信:424329

主从触发器的触发方式是( )
A:CP=1
B:CP上升沿
C:CP下降沿
D:分两次处理
答案问询微信:424329

电平异步时序逻辑电路不允许两个或两个以上输入信号( )
A:同时为0
B:同时为1
C奥鹏华中师范大学平时在线作业:同时改变
D:同时出现
答案问询微信:424329

设计一个8421码加1计数器,至少需要( )触发器
A:3个
B:4个
C:6个
D:10个
答案问询微信:424329

题面见图片:
A:选择图中A选项
B:选择图中B选项
C:选择图中C选项
D:选择图中D选项
答案问询微信:424329

题面见图片:
A:选择图中A选项
B:选择图中B选项
C:选择图中C选项
D:选择图中D选项
答案问询微信:424329

若干个具有三态输出的电路输出端接到一点工作时,必须保证( )
A:任何时候最多只能有一个电路处于三态,其余应处于工作态。
B:任何时候最多只能有一个电路处于工作态,其余应处于三态。
C:任何时候至少要有两个或三个以上电路处于工作态。
D:其他选项都选
答案问询微信:424329

题面见图片:
A:A
B:B
C:C
D:D
答案问询微信:424329

和二进制数(1100110111.001)等值的十六进制数学是( )。
A:337.2
B:637.2
C:1467.1
D:c37.4
答案问询微信:424329

欲对全班53个同学以二进制代码编码表示,最少需要二进制的位数是( )
A:5
B:6
C:10
D:53
答案问询微信:424329

设计一个五位二进制码的奇偶位发生器,需要( )个异或门
A:2
B:3
C:4
D:5
答案问询微信:424329

组合逻辑电路中的险象是由于( )引起的
A:电路未达到最简
B:电路有多个输出
C:电路中的时延
D:逻辑门类型不同
答案问询微信:424329

题面见图片:
A:选择图中A选项
B:选择图中B选项
C:选择图中C选项
D:选择图中D选项
答案问询微信:424329

完全确定原始状态表中的五个状态A、B、C、D、E,若有等效对A和B,B和D,C和E,则最简状态表中只含( )个状态
A:2
B:3
C:1
D:4
答案问询微信:424329

题面见图片:
A:选择图中A选项
B:选择图中B选项
C:选择图中C选项
D:选择图中D选项
答案问询微信:424329

八路数据选择器应有( )个选择控制器
A:2
B:3
C:6
D:8
答案问询微信:424329

一片四位二进制译码器,它的输出函数有( )
A:1个
B:8个
C:10个
D:16个
答案问询微信:424329

相同计数模的异步计数器和同步计数器相比,一般情况下( )
A:驱动方程简单
B:使用触发器的个数少
C:工作速度快
D:其他选项都选
答案问询微信:424329

题面见图片:
A:选择图中A选项
B:选择图中B选项
C:选择图中C选项
D:选择图中D选项
答案问询微信:424329

题面见图片:
A:选择图中A选项
B:选择图中B选项
C:选择图中C选项
D:选择图中D选项
答案问询微信:424329

PROM、PLA、和PAL三种可编程器件中,( )是不能编程的
A:PROM的或门阵列
B:PAL的与门阵列
C:PLA的与门阵列和或门阵列
D:PROM的与门阵列
答案问询微信:424329

下列逻辑门中,( )不属于通用逻辑门
A:与非门
B:或非门
C:或门
D:与或非门
答案问询微信:424329

Moore和Mealy型时序电路的本质区别是( )
A:没有输入变量
B:当时的输出只和当时电路的状态有关,和当时的输入无关
C:没有输出变量
D:当时的输出只和当时的输入有关,和当时的电路状态无关
答案问询微信:424329

组合型PLA是由( )构成
A:与门阵列和或门阵列
B:一个计数器
C:一个或阵列
D:一个寄存器
答案问询微信:424329

下列说法中,( )不是逻辑函数的表示方法。
A:真值表和逻辑表达式
B:卡诺图和逻辑图
C:波形图和状态图
答案问询微信:424329

以下哪一条不是消除竟争冒险的措施( )
A:接入滤波电路
B:利用触发器
C:加入选通脉冲
D:修改逻辑设计
答案问询微信:424329

题面见图片:
A:A
B:B
C:C
答案问询微信:424329

下列触发器中,( )不可作为同步时序逻辑电路的存储元件。
A:基本R-S触发器
B:D触发器
C:J-K触发器
D:T触发器
答案问询微信:424329

同步时序电路设计中,状态编码采用相邻编码法的目的是( )
A:减少电路中的触发器
B:提高电路速度
C:提高电路可靠性
D:减少电路中的逻辑门
答案问询微信:424329

题面见图片:
A:选择图中A选项
B:选择图中B选项
C:选择图中C选项
D:选择图中D选项
答案问询微信:424329

描述触发器的逻辑功能的方法有( )
A:状态转换真值表
B:特性方程
C:状态转换图
D:状态转换卡诺图
答案问询微信:424329

只可进行一次编程的可编程器件有(

)

A:PAL
B:GAL
C:PROM
D:PLD
答案问询微信:424329

时序电路一般由( )组成 。
A:组合逻辑
B:存储器件
C:反馈回路
D:组合代数
答案问询微信:424329

数字逻辑电路一般分为()。
A:组合逻辑电路
B:时序逻辑电路
C:同步逻辑电路
D:异步逻辑电路
答案问询微信:424329

组合逻辑电路输出与输入的关系可用( )描述
A:真值表
B:状态表
C:状态图
D:逻辑表达式
答案问询微信:424329

设两输入或非门的输入为x和y,输出为z ,当z为低电平时,有( )。
A:x和y同为高电平
B:x为高电平,y为低电平
C:x为低电平,y为高电平
D:x和y同为低电平.
答案问询微信:424329

常用描述逻辑函数的方法有
(

)

A:逻辑表达式
B:真值表
C:逻辑图
D:卡诺图
答案问询微信:424329

两个状态等效时,次态满足的条件包括( )
A:次态相同
B:次态交错
C:次态循环
D:次态对等效
答案问询微信:424329

下列中规模通用集成电路中,( )属于组合逻辑电路
A:4位计数器T4193
B:4位并行加法器T693
C:4位寄存器T1194
D:4位数据选择器T580
答案问询微信:424329

提供优质的教育资源

公众号: 超前自学网