西安交通大学《数字电子技术(高起专)》期末考试必备题集

奥鹏期末考核

132713–西安交通大学《数字电子技术(高起专)》奥鹏期末考试题库合集

单选题:
(1)数字信号是( )
A.时间和幅值上连续变化的信号
B.时间上连续、幅值上离散变化的信号
C.时间和幅值上离散的信号
D.时间上离散、幅值上连续变化的信号
答案问询微信:424329

(2)用不同数制的数字来表示2007,位数最少的是( )
A.十六进制
B.十进制
C.八进制
D.二进制
答案问询微信:424329

(3)门电路输入端对地所接电阻R≤Roff时,相当于此端( )
A.接2.4V电压
B.接逻辑“1”
C.接逻辑“0”
D.不确定
答案问询微信:424329

(4)如果把D触发器的反向输出端反馈连接到输入D,它输出Q的脉冲波形的频率为CP脉冲频率f的( )
A.四分频
B.二分频
C.一倍
D.两倍
答案问询微信:424329

(5)2007个1连续异或的结果是( )
A.1
B.0
C.逻辑概念错误
D.不确定
答案问询微信:424329

(6)在函数F=AB+CD的真值表中,F=1的状态共有多少个?( )
A.2
B.4
C.7
D.6
答案问询微信:424329

(7)TTL电路中,( )能实现“线与”逻辑
A.异或门
B.与或非门
C.TS门
D.OC门
答案问询微信:424329

(8)n位环形移位寄存器的有效状态数是( )
A.n-1
B.n
C.2n
D.2^n
答案问询微信:424329

(9)“与非”逻辑运算结果为“0”的条件是该与项的变量( )
A.任一个输入“0”
B.全部输入“0”
C.全部输入“1”
D.任一个输入“1”
答案问询微信:424329

(10)某逻辑电路由一个功能块电路组成,整体电路的逻辑功能与这个功能块原来的逻辑功能( )
A.一定相同
B.一定不同
C.不一定相同
D.无法确定
答案问询微信:424329

(11)程序控制中,常用( )电路作定时器
A.编码器
B.译码器
C.比较器
D.计数器
答案问询微信:424329

(12)基本RS触发器的输入直接控制其输出状态,所以它不能称为( )触发器
A.直接置1、清0
B.直接置位、复位
C.异步
D.同步
答案问询微信:424329

(13)如果触发器的次态仅取决于CP ( )时输入信号的状态,就可以克服空翻
A.高电平
B.低电平
C.上(下)沿
D.无法确定
答案问询微信:424329

(14)三态寄存器的( )信号无效时,寄存器输出为高阻状态
A.异步清零
B.输入使能
C.输出使能
D.CP
答案问询微信:424329

(15)欲把36kHz的脉冲信号变为1Hz的脉冲信号,若采用10进制集成计数器,则各级的分频系数为( )
A.(3,6,10,10,10)
B.(3,12,10,10,10)
C.(6,3,10,10,10)
D.(4,9,10,10,10)
答案问询微信:424329

(16)两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是( )
A.与
B.或
C.或非
D.与非
答案问询微信:424329

(17)与4位串行进位加法器比较,使用超前进位全加器的目的是( )
A.完成自动加法进位
B.完成4位加法
C.完成4位串行加法
D.提高运算速度
答案问询微信:424329

(18)把模拟量转换成为相应数字量的转换器件称为( )
A.数模转换器
B.计数器
C.编码器
D.模数转换器
答案问询微信:424329

(19)如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于10mV,最少应选用( )位ADC
A.12
B.10
C.8
D.6
答案问询微信:424329

(20)译码器的任务是( )
A.将电路的某种状态转换成相应的代码
B.将十进制数转化为二进制数
C.将二进制数转换为十进制数
D.将某种代码转换为电路的某种输出状态
答案问询微信:424329

(21)七段译码器74LS47的输入是4位( ),输出是七段反码
A.BCD码
B.七段码
C.七段反码
D.二进制码
答案问询微信:424329

(22)二极管或门的两输入信号AB=( )时,输出为低电平
A.11
B.10
C.01
D.00
答案问询微信:424329

(23)2007个1连续异或的结果是( )
A.1
B.0
C.不唯一
D.逻辑错误
答案问询微信:424329

(24)对于JK型触发器下列说法正确的是( )
A.当J=1,K=1时具有计数的功能
B.当J=1,K=0时Q[n+1]=1
C.当J=0,K=0时去Q[n+1]=0
D.当J=1,K=1时Q[n+1]=1
答案问询微信:424329

(25)数字系统中,能自行产生矩形波的电路是( )
A.单稳态触发器
B.施密特触发器
C.集成定时器
D.多谐振荡器
答案问询微信:424329

(26)
答案问询微信:424329

(27)改变( )值,不会改变555构成的多谐振荡器电路的振荡频率
A.电源VCC
B.电阻R1
C.电阻R2
D.电容C
答案问询微信:424329

(28)欲增加集成单稳电路的延迟时间tW,可以( )
A.增大Cx
B.减小Rx
C.提高电源电压
D.降低电源电压
答案问询微信:424329

(29)采用双地址译码且分时送入行和列地址信号DRAM内部存储矩阵的字数与外部地址线数n的关系一般为( )
A.2n
B.2^n
C.2^(2n)
D.2^(4n)
答案问询微信:424329

(30)
答案问询微信:424329

(31)数字电路中使用的是( )。
A.二进制
B.八进制
C.十进制
D.十六进制
答案问询微信:424329

(32)维持阻塞型D触发器的状态由CP ( )时D的状态决定。
A.上升沿
B.下降沿
C.高电平
D.低电平
答案问询微信:424329

(33)二极管或门的两输入信号AB=( )时,输出为低电平。
A.0
B.1
C.10
D.11
答案问询微信:424329

(34)
答案问询微信:424329

(35)DAC单位量化电压的大小等于Dn为( ) 时,DAC输出的模拟电压值。
A.1
B.n
C.2n-1
D.2n
答案问询微信:424329

(36)用不同数制的数字来表示2004,位数最少的是( )。
A.十六进制
B.十进制
C.八进制
D.二进制
答案问询微信:424329

(37)n位环形移位寄存器的有效状态数是( )。
A.n
B.2n
C.4n
D.2n
答案问询微信:424329

(38)小容量RAM内部存储矩阵的字数与外部地址线数n的关系一般为( )。
A.2n
B.22n
C.>22n
D.<2n
答案问询微信:424329

(39)两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是( )。
A.与非
B.或非
C.同或
D.异或
答案问询微信:424329

(40)
答案问询微信:424329

(41)数字电路中最常用的BCD码是( )。
A.5421码
B.8421码
C.余3码
D.循环码
答案问询微信:424329

(42)TTL与非门阈值电压UT的典型值是( )。
A.0.4V
B.1.4V
C.2V
D.2.4V
答案问询微信:424329

(43)主从JK触发器Q的状态是在时钟脉冲CP( )发生变化。
A.上升沿
B.下降沿
C.高电平
D.低电平
答案问询微信:424329

(44)如要将一个最大幅度为5.V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用( )位ADC。
A.6
B.8
C.10
D.12
答案问询微信:424329

(45)74LS38有( )个译码输入端。
A.1
B.3
C.8
D.无法确定
答案问询微信:424329

(46)电可擦除的PROM器件是( )。
A.EPROM
B.E2PROM
C.PLA
D.PAL
答案问询微信:424329

(47)已知二输入逻辑门的输入A、B和输出F的波形如下图所示,这是哪种逻辑门的波形?( )。
A.与非
B.或非
C.同或
D.与
答案问询微信:424329

(48)三极管开关电路中,影响开关速度的主要因素是( )。
A.td
B.tr
C.ts
D.tf
答案问询微信:424329

(49)标准TTL门关门电平 之值为( )。
A.0.3V
B.0.5V
C.0.8V
D.1.2V
答案问询微信:424329

(50)TTL与非门输出低电平的参数规范值是( )。
A.≤0.3V
B.≥0.3V
C.≤0.4V
D.=0.8V
答案问询微信:424329

(51)在( )端加可变电压,可使555多谐振荡器输出调频波。
A.RD
B.OUT
C.C-U
D.GND
答案问询微信:424329

(52)欲把一脉冲信号延迟8个CP后输出,宜采用( )电路。
A.计数器
B.分频器
C.移位寄存器
D.脉冲发生器
答案问询微信:424329

(53)n位二进制的A/D转换器可分辨出满量程值( )的输入变化量。
A.1/(2n + 1)
B.1/2n
C.1/(2n – 1)
D.无法确定
答案问询微信:424329

(54)
答案问询微信:424329

(55)格雷码的优点是( )。
A.代码短
B.记忆方便
C.两组相邻代码之间只有一位不同
D.同时具备以上三者
答案问询微信:424329

(56)“或非”逻辑运算结果为“0”的条件是该或项的变量( )。
A.全部输入“0”
B.任一个输入“0”
C.至少有一个输入“1”
D.全部输入“1”
答案问询微信:424329

(57)FPGA比较适合用在以( )的数字系统。
A.复杂
B.控制为主
C.时序为主
D.较简单
答案问询微信:424329

(58)已知 ,选出下列可以肯定使 的取值( )。
A.ABC=011
B.BC=11
C.CD=10
D.BCD=111
答案问询微信:424329

(59)以下可编程逻辑器件中,集成密度最高的是( )。
A.PAL
B.GAL
C.HDPLD
D.FPGA
答案问询微信:424329

判断题:
(1)在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()
答案问询微信:424329

(2)约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。()
答案问询微信:424329

(3)时序电路不含有记忆功能的器件。()奥鹏期末考核
答案问询微信:424329

(4)A/D转换器是将数字量转换成模拟量。()
答案问询微信:424329

(5)计数器除了能输入脉冲进行计数,还能作为分频器用。()
答案问询微信:424329

(6)八位二进制数可以表示256种不同状态。()
答案问询微信:424329

(7)函数F连续取100次偶,F不变。()
答案问询微信:424329

(8)正“与非”门也就是负“或非”门。()
答案问询微信:424329

(9)D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。()
答案问询微信:424329

(10)八路数据分配器的地址输入(选择控制)端有8个。()
答案问询微信:424329

(11)因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。()
答案问询微信:424329

(12)TTL与非门与CMOS与非门的逻辑功能不一样。()
答案问询微信:424329

(13)构成一个7进制计数器需要3个触发器( )
答案问询微信:424329

(14)函数F连续取00次对偶,F不变。( )
答案问询微信:424329

(15)为实现将JK触发器转换为D触发器,应使J=D,K=D。 ( )
答案问询微信:424329

(16)
答案问询微信:424329

(17)
答案问询微信:424329

(18)约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作,也可当作 0。( )
答案问询微信:424329

(19)
答案问询微信:424329

(20)多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。( )
答案问询微信:424329

(21)计数器可作分频器。( )
答案问询微信:424329

(22)RS触发器、JK触发器均具有状态翻转功能
答案问询微信:424329

(23)已知逻辑A+B=A+C,则B=C。( )
答案问询微信:424329

(24)主从RS触发器在CP=期间,R、S之间不存在约束。( )
答案问询微信:424329

(25)BCD码即842码。( )
答案问询微信:424329

提供优质的教育资源

公众号: 超前自学网