西安交通大学《数字电子技术》期末考试必备题集

奥鹏期末考核

32092–西安交通大学《数字电子技术》奥鹏期末考试题库合集

单选题:
(1)改变( )值,不会改变555构成的多谐振荡器电路的振荡频率。
A.电源VCC
B.电阻R1
C.电阻R2
D.电容C
答案问询微信:424329

(2)欲把36kHz的脉冲信号变为1Hz的脉冲信号,若采用10进制集成计数器,则各级的分频系数为( )。
A.(3,6,10,10,10)
B.(4,9,10,10,10)
C.(3,12,10,10,10)
D.(6,3,10,10,10)
答案问询微信:424329

(3)高密度可编程逻辑器件中具有硬件加密功能的器件是( )。
A.HDPLD和FPGA
B.GAL
C.HDPLD
D.FPGA
答案问询微信:424329

(4)74LS38有( )个译码输入端。
A.1
B.3
C.8
D.无法确定
答案问询微信:424329

(5)TTL电路中,( )能实现“线与”逻辑。
A.异或门
B.OC门
C.TS门
D.与或非门
答案问询微信:424329

(6)如要将一个最大幅度为5.V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用( )位ADC。
A.6
B.8
C.10
D.12
答案问询微信:奥鹏期末考核424329

(7)n位二进制的A/D转换器可分辨出满量程值( )的输入变化量。
A.1/(2n + 1)
B.1/2n
C.1/(2n – 1)
D.无法确定
答案问询微信:424329

(8)数字电路中,当晶体管的饱和深度变浅时,其工作速度( )。
A.变低
B.不变
C.变高
D.加倍
答案问询微信:424329

(9)(95)H表示( )。
A.二进制数
B.十进制数
C.八进制数
D.十六进制数
答案问询微信:424329

(10)门电路输入端对地所接电阻R≥RON时,相当于此端( )。
A.接逻辑“1”
B.接逻辑“0”
C.接0.4V电压
D.逻辑不定
答案问询微信:424329

(11)数字系统中,降低尖峰电流影响,所采取的措施是( )。
A.接入关门电阻
B.接入开门电阻
C.接入滤波电容
D.降低供电电压
答案问询微信:424329

(12)门级组合电路是指( )的电路。
A.由二、三极管开关组成
B.由各种门电路组成且无反馈线
C.由组合器件组成
D.由各种数字集成电路组成
答案问询微信:424329

(13)数字系统中,常用_______电路,将输入缓变信号变为矩形脉冲信号
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.集成定时器
答案问询微信:424329

(14)把模拟量转换成为相应数字量的转换器件称为( )。
A.数-模转换器
B.DAC
C.D/A转换器
D.ADC
答案问询微信:424329

(15)十进制数36转换为十六进制数,结果为( )。
A.26
B.24
C.22
D.20
答案问询微信:424329

(16)DAC单位量化电压的大小等于Dn为( ) 时,DAC输出的模拟电压值。
A.1
B.n
C.2n-1
D.2n
答案问询微信:424329

(17)已知F=(ABC+CD)',选出下列可以肯定使F=0的取值( )。
A.ABC=011
B.BC=11
C.CD=10
D.BCD=111
答案问询微信:424329

(18)两个开关控制一盏灯,用A和B为表示相应开关为闭合状态,如果只有两个开关都闭合时灯才不亮,则该电路的逻辑关系为( )。
A.同或
B.或非
C.异或
D.与非
答案问询微信:424329

(19)数字系统中,能实现精确定时的电路是( )。
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.集成定时器
答案问询微信:424329

(20)TTL与非门阈值电压UT的典型值是( )。
A.0.4V
B.1.4V
C.2V
D.2.4V
答案问询微信:424329

(21)同步RS触发器的两个输入信号R S为00,要使它的输出从0变成1,它的R S应为
A.00
B.01
C.10
D.11
答案问询微信:424329

(22)格雷码与奇偶校验码又被称为( )。
A.有权码
B.符号码
C.无权码
D.可靠性代码
答案问询微信:424329

(23)两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是( )。
A.与非
B.或非
C.同或
D.异或
答案问询微信:424329

(24)从电路结构上看,时序电路必须含有
A.门电路
B.存储电路
C.RC电路
D.译码电路
答案问询微信:424329

(25)“或非”逻辑运算结果为“0”的条件是该或项的变量_______。
A._全部输入“0”
B.全部输入“1”
C.任一个输入“0”
D.任一个输入“1”
答案问询微信:424329

(26)TTL与非门输入短路电流IIS 的参数规范值是( )。
A.20A
B.40A
C.1.6mA
D.16mA
答案问询微信:424329

(27)顺序加工控制系统的控制时序可用( )电路实现。
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.集成定时器
答案问询微信:424329

(28)某逻辑电路由一个功能块电路组成,整体电路的逻辑功能与这个功能块原来的逻辑功能( )。
A.一定相同
B.一定不同
C.不一定相同
D.无法确定
答案问询微信:424329

(29)用原码输出的译码器实现多输出逻辑函数,需要增加若干个( )。
A.非门
B.与非门
C.或门
D.或非门
答案问询微信:424329

(30)数字系统中,能自行产生矩形波的电路是( )。
A.施密特触发器
B.单稳态触发器
C.多谐振荡器
D.集成定时器
答案问询微信:424329

(31)利用2个74LS38和个非门,可以扩展得到个( )线译码器。
A.4-16
B.3-8
C.2-4
D.无法确定。
答案问询微信:424329

(32)不属于CMOS逻辑电路优点的提法是( )。
A.输出高低电平理想
B.电源适用范围宽
C.抗干扰能力强
D.电流驱动能力强
答案问询微信:424329

(33)格雷码的优点是( )。
A.代码短
B.记忆方便
C.两组相邻代码之间只有一位不同
D.同时具备其他三者
答案问询微信:424329

(34)处理______的电子电路是数字电路。
A.交流电压信号
B.直流信号
C.模拟信号
D.数字信号
答案问询微信:424329

(35)数字电路中使用的是______。
A.二进制
B.八进制
C.十进制
D.十六进制
答案问询微信:424329

(36)两模数分别为M和M2的计数器串接而构成的计数器,其总模数为( )。
A.M1+M2
B.M1M2
C.M1-M2
D.M1M2
答案问询微信:424329

(37)具有8个触发器的二进制异步计数器最多可能有____种状态。
A.__8
B.128
C.256
D.512
答案问询微信:424329

(38)利用2个74LS138和1个非门,可以扩展得到1个______线译码器。
A.2-4
B.3-8
C.4-16
D.无法确定。
答案问询微信:424329

(39)欲把一脉冲信号延迟8个CP后输出,宜采用( )电路。
A.计数器
B.分频器
C.移位寄存器
D.脉冲发生器
答案问询微信:424329

(40)842BCD码0000表示的十进制数是( )。
A.131
B.103
C.87
D.13
答案问询微信:424329

(41)用三态门可以实现“总线”连接,但其“使能”控制端应为( )。
A.固定接0
B.固定接1
C.同时使能
D.分时使能
答案问询微信:424329

(42)格雷码与奇偶校验码又被称为________。
A.有权码
B.符号码
C.无权码
D.可靠性代码
答案问询微信:424329

(43)若将一个正弦波电压信号转换成同频率的矩形波,应采用( )。
A.计数器
B.多谐振荡器
C.单稳态触发器
D.施密特触发器
答案问询微信:424329

(44)当________时,增强型NMOS管相当于开关接通。
A.A
B.B
C.C
D.D
答案问询微信:424329

(45)格雷码的优点是______。
A.代码短
B.记忆方便
C.两组相邻代码之间只有一位不同
D.同时具备其他三者
答案问询微信:424329

(46)某集成电路封装内集成有4个与非门,它们输出全为高电平时,测得5V电源端的电流为8mA,输出全为0时,测得5V电源端的电流为16 mA,该TTL与非门的功耗为______mW。
A.30
B.20
C.15
D.10
答案问询微信:424329

(47)标准TTL门开门电平Uon之值为_________。
A.0.3V
B.0.7V
C.1.4V
D.2V
答案问询微信:424329

(48)如果把触发器的JK输入端接到一起,该触发器就转换成( )触发器。
A.D
B.T
C.RS
D.T
答案问询微信:424329

(49)在函数F=AB+CD的真值表中, F=1的状态共有多少个?
A.2
B.4
C.7
D.16
答案问询微信:424329

(50)A/D转换输出的二进制代码位数越多,其转换精度( )。
A.越高
B.越低
C.不变
D.无法确定
答案问询微信:424329

(51)组合电路分析的结果是要获得___________。
A.逻辑电路图
B.电路的逻辑功能
C.电路的真值表
D.逻辑函数式
答案问询微信:424329

(52)二极管或门的两输入信号AB=_______时,输出为低电平。
A.00
B.01
C.10
D.11
答案问询微信:424329

(53)“与非”逻辑运算结果为“0”的条件是该与项的变量( )。
A.全部输入“0”
B.全部输入“1”
C.至少有一个输入“1”
D.任一个输入“0”
答案问询微信:424329

(54)若干个三态逻辑门的输出端连接在一起,能实现的逻辑功能是_______。
A.线与
B.无法确定
C.数据驱动
D.分时传送数据
答案问询微信:424329

(55)与倒T型电阻网络DAC相比,权电流网络D/A转换器的主要优点是消除了( )对转换精度的影响。
A.网络电阻精度
B.模拟开关导通电阻
C.电流建立时间
D.加法器
答案问询微信:424329

(56)555集成定时器构成的施密特触发器,当电源电压为5V时,其回差电压值为( )。
A.15V
B.10V
C.5V
D.2.5V
答案问询微信:424329

(57)数字信号是( )。
A.时间和幅值上连续变化的信号
B.时间和幅值上离散的信号
C.时间上连续、幅值上离散变化的信号
D.时间上离散、幅值上连续变化的信号
答案问询微信:424329

(58)程序控制中,常用( )电路作定时器。
A.计数器
B.比较器
C.译码器
D.编码器
答案问询微信:424329

(59)若停电数分钟后恢复供电,( )中的信息能够保持不变。
A.RAM
B.COMP
C.ROM
D.MUX
答案问询微信:424329

(60)
A.A
B.B
C.C
D.D
答案问询微信:424329

(61)
A.A
B.B
C.C
D.D
答案问询微信:424329

(62)与倒T型电阻网络DAC相比,权电流网络D/A转换器的主要优点是消除了( )对转换精度的影响
A.网络电阻精度
B.电流建立时间
C.模拟开关导通电阻
D.加法器
答案问询微信:424329

(63)如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于10mV,最少应选用( )位ADC
A.6
B.8
C.10
D.12
答案问询微信:424329

(64)若双积分A/D转换器第一次积分时间T1取20mS的整倍数,它便具有( )的优点
A.较高转换精度
B.较快的转换速度
C.极强抗50Hz干扰
D.较高分辨率
答案问询微信:424329

(65)用1M4的DRAM芯片通过( )扩展可以获得4M8的存储器
A.位
B.字
C.复合
D.位或字
答案问询微信:424329

(66)“或非”逻辑运算结果为“0”的条件是其输入变量( )
A.至少有一个输入“1”
B.全部输入“1”
C.任一个输入“0”
D.全部输入“0”
答案问询微信:424329

(67)以下可编程逻辑器件中,集成密度最高的是( )
A.PAL
B.GAL
C.HDPLD
D.FPGA
答案问询微信:424329

多选题:
(1)逻辑变量的取值1和0可以表示( )。
A.开关的闭合、断开
B.电位的高、低
C.真与假
D.电流的有、无
答案问询微信:424329

(2)脉冲整形电路有( )。
A.多谐振荡器
B.单稳态触发器
C.施密特触发器
D.555定时器
答案问询微信:424329

(3)CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
A.微功耗
B.高速度
C.高抗干扰能力
D.电源范围宽
答案问询微信:424329

判断题:
(1)D/A转换器是将模拟量转换成数字量。
答案问询微信:424329

(2)函数F连续取00次对偶,F不变。
答案问询微信:424329

(3)正“与非”门也就是负“或非”门。
答案问询微信:424329

(4)三极管作为开关使用时,要提高开关速度,可降低饱和深度。
答案问询微信:424329

(5)多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
答案问询微信:424329

(6)前进位加法器比串行进位加法器速度慢。
答案问询微信:424329

(7)施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
答案问询微信:424329

(8)在寄存器中,一个触发器只能储存1位二进制代码( )
答案问询微信:424329

(9)TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。( )
答案问询微信:424329

(10)当时序逻辑电路存在无效循环时该电路不能自启动。
答案问询微信:424329

(11)约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作,也可当作 0。
答案问询微信:424329

(12)主从RS触发器在CP=期间,R、S之间不存在约束。
答案问询微信:424329

(13)位倒T型电阻网络DAC的电阻网络的电阻取值有2种。
答案问询微信:424329

(14)D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。
答案问询微信:424329

(15)逻辑变量的取值,1比0大。
答案问询微信:424329

(16)CMOS或非门与TTL或非门的逻辑功能完全相同。( )
答案问询微信:424329

(17)时序电路不含有记忆功能的器件。
答案问询微信:424329

(18)二进制数00和二进制代码00都表示十进制数。
答案问询微信:424329

(19)优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。
答案问询微信:424329

(20)把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。( )
答案问询微信:424329

(21)在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。( )
答案问询微信:424329

(22)格雷码具有任何相邻码只有一位码元不同的特性。( )
答案问询微信:424329

(23)主从JK触发器在CP=期间,存在一次性变化。
答案问询微信:424329

(24)4008为四位二进制超前进位全加器。( )
答案问询微信:424329

(25)触发器中,存在连续空翻现象的有钟控的触发器。
答案问询微信:424329

(26)触发器的输出状态完全由输入信号决定。
答案问询微信:424329

(27)两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器。
答案问询微信:424329

(28)编码与译码是互逆的过程。( )
答案问询微信:424329

(29)五进制计数器的有效状态为五个
答案问询微信:424329

(30)BCD码即8421码
答案问询微信:424329

(31)前进位加法器比串行进位加法器速度慢
答案问询微信:424329

主观填空题:
(1)img width="47" height="23" alt="" src="http://file.open.com.cn/ItemDB/32092/b86aecf1-be94-4774-840a-c2f74c79703d/201461163627990.jpg" /=##,img width="44" height="19" alt="" src="http://file.open.com.cn/ItemDB/32092/b86aecf1-be94-4774-840a-c2f74c79703d/20146116372788.jpg" /=##。
1、
答案问询微信:424329
2、
答案问询微信:424329

简答题:
(1)填空1.最基本的三种逻辑运算是 、 和 。2.7的8421 BCD码是 。3.D触发器的的特征方程为 。4.在两个开关A和B控制一个电灯L的电路中,当两个开关都断开时灯亮,则实现的逻辑函数式为 。5.CMOS逻辑电路中,若VDD=10V,则输出低电平UOL为 ,输出高电平UOH为 。
答案问询微信:424329

其他题:
(1)
答案问询微信:424329

提供优质的教育资源

公众号: 超前自学网